当对以上器件的DC性能进行比较的时候,结果看起来似乎是相同的(参见图2所示曲线)。此外,它们都声称符合IEC61000-4-2第4级标准,这就意味着它们将都经受住高达8kV接触电压的ESD冲击。
图2:三种ESD器件的DC特性对比
为了比较每个器件的箝位性能,利用示波器来抓取ESD发生期间的电压波形。利用完全相同的测试条件,对上述器件进行并排测试。图3中显示出每个二极管对正/负ESD脉冲的响应曲线。所用的输入脉冲为IEC61000-4-2 level 4的标准接触电压(8kV)。
图3:三种ESD保护二极管的箝位电压对比(示波器屏幕图)
从图3所示的图上可见,显然,与两个竞争对手的器件(蓝色波形)相比较,安森美半导体保护解决方案(黑色波形)可提供更低的ESD脉冲箝位电压。与KEC的18V和Rohm的23V相比较,安森美的器件将正脉冲箝位在14V。而在负脉冲期间,这三个器件之间箝位电压的差异更加明显。安森美、竞争对手2和竞争对手1的器件对负脉冲的箝位电压分别是20V、34V和42V。在负ESD期间这三种器件之间有明显的区别,竞争对手2的器件的箝位电压比安森美的器件高70%,而竞争对手1的器件的箝位电压则是安森美器件的两倍之多。通过竞争对手的保护器件后的剩余负脉冲电压对那些更容易受到ESD破坏的新IC设计有潜在的危险。然而,安森美的器件却能在负脉冲和正脉冲两个方向上保持低的箝位电压,从而将遭受正/负ESD脉冲的破坏风险都保持在最低水平。
好的保护器件需要对正/负ESD脉冲都能进行很好的箝位,以保证终端产品在现实条件下实现最高的可靠性。在正/负两个方向上的低箝位电压确保器件能保护极敏感的IC,这使得设计工程师能利用可以实现更多功能和更高速度的最新IC技术。安森美半导体设计的保护器件不仅能够使IC能够经受ESD冲击,而且提供了市场上最低的箝位电压。认识到在选择ESD保护器件时箝位电压变得日益重要,安森美半导体在最新的保护器件的数据源中提供了类似图3中的钳位特性。
静电放电测试标准——理解和比较差异
人体模型 (HBM) 器件级测试是 ESD 测试常用的模型。它用于表征电子元件对 ESD 损坏的敏感性。该测试模拟人体对电子元件的放电,如果人体积累了残余电荷(例如,穿着袜子拖着脚走过地毯)并触摸电子设备,就会发生这
0评论2025-03-237
电路级静电防护设计技巧与ESD防护方法
静电放电(ESD)理论研究的已经相当成熟,为了模拟分析静电事件,前人设计了很多静电放电模型。常见的静电模型有:人体模型(HBM),带电器件模型,场感应模型,场增强模型,机器模型和电容耦合模型等。芯片级一般用
3评论2021-01-28606
电路保护的意义是什么?常用的器件有哪些?
电子电路很容易在过压、过流、浪涌等情况发生的时候损坏,随着技术的发展,电子电路的产品日益多样化和复杂化,而电路保护则变得尤为重要。电路保护元件也从简单的玻璃管保险丝,变得种类更多,防护性能更优越。电路
1评论2020-10-19207
手机开发过程中 预防ESD失效的方法
现代半导体器件的规模越来越大,工作电压越来越低,导致了半导体器件对外界电磁骚扰敏感程度也大大提高。ESD对于电路引起的干扰、对元器件、电路及接口电路造成的破坏等问题越来越引起人们的重视。目前手机的功能越
0评论2018-12-25361
解析PCB板设计中抗ESD的常见防范措施
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件
2评论2018-12-25486
如何提高隔离接口模块的ESD抗扰能力
隔离模块应用于各类复杂的工业环境中,以提升总线的抗干扰能力,但设备接口可能会采用端子与外部连接,可能会在安装、维修过程中有静电等能量输入,从而导致隔离模块损坏。那么该如何避免这样的问题呢?本文为您揭秘
0评论2018-07-02779
共享单车电子锁的防静电保护方案
全民共享,共享经济,互联网+,这些热点关键词不是说说而已。在基础公共建设比如:公路,铁路,大桥,隧道,公园已经建设完整后。我们的社会开始建设移动共享经济比如:共享自行车,共享电动自行车,共享电动汽车,共
1评论2017-08-18852