降低PCB设计中噪声与电磁干扰有如下要点:
(1)能用低速芯片就不用高速的,高速芯片用在关键地方。
(2)可用串一个电阻的办法,降低控制电路上下沿跳变速率。
(3)尽量为继电器等提供某种形式的阻尼。
(4)使用满足系统要求的最低频率时钟。
(5)时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。
(6)用地线将时钟区圈起来,时钟线尽量短。
(7)I/O驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
(8)MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。
(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
(10)印制板尽量,使用45折线而不用90折线布线以减小高频信号对外的发射与耦合。
(11)印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。
(12)单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。
(13)时钟、总线、片选信号要远离I/O线和接插件。
(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。
(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O电缆。
(17)元件引脚尽量短,去耦电容引脚尽量短。
(18)关键的线要尽量粗,并在两边加上保护地。高速线要短要直。
(19)对噪声敏感的线不要与大电流,高速开关线平行。
(20)石英晶体下面以及对噪声敏感的器件下面不要走线。
(21)弱信号电路,低频电路周围不要形成电流环路。
(22)信号都不要形成环路,如不可避免,让环路区尽量小。
(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
(24)用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。
整车电磁兼容设计-线束串扰的问题分析
整车上有这一线束设计,电动尾门撑杆电机电源由尾门控制器驱动输出,同时电机反馈霍尔信号到尾门控制器,驱动电压和霍尔信号的电压幅值为12V。电机驱动电源和霍尔信号的共走线长度为1385mm(54.5in),驱动电源为PWM驱
0评论2025-03-2929

- PCB多层板EMC设计之磁通对消法
0评论2023-06-20
雷达电路系统的抗电磁干扰和EMC分析设计
现代雷达对信号频谱质量的要求越来越高,并要求雷达能在恶劣的电磁干扰环境中可靠工作,这就对雷达电路系统的抗电磁干扰能力和电磁兼容设计提出了更高的要求。由于雷达信号的寄生输出,除了在信号变换等过程中产生外
0评论2023-03-14255

- 从苹果iPhone 12 无线充电MagSafe问题看EMI设计
0评论2021-07-05

- PCB板层布局与EMC的技巧
7评论2019-08-05

- 关于DC-DC电源和EMI的讨论
7评论2019-05-28
通信开关电源的EMI/EMC设计
引言通信开关电源一般都采用脉冲宽度调制(PWM)技术,其特点是频率高、效率高、功率密度高、可靠性高,另外还有体积小、重量轻、具有远程监控等优点,因此被广泛地应用于程控交换、光数据传输、无线基站、有线电视系
0评论2018-12-25651

- 开关电源EMI辐射问题的时域波形理论分析
0评论2018-12-25

- EMC仿真技术如何运用于EMC设计
0评论2018-12-07
结构方面的EMC/EMI设计知识
电磁兼容(Electromagnetic Compatibility , EMC)主要包含两方面的内容:一、电磁干扰(Electromagnetic interference , EMI);二、电磁敏感度(Electromagnetic susceptibility , EMS)。电磁兼容设计基本目的:A
0评论2018-09-081461