分享好友 电磁兼容首页 电磁兼容分类 切换频道

降低噪声与电磁干扰的24个窍门

2017-03-202680EDN

电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。

下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门:

1、能用低速芯片就不用高速的,高速芯片用在关键地方。

2、可用串一个电阻的办法,降低控制电路上下沿跳变速率。

3、尽量为继电器等提供某种形式的阻尼。

4、使用满足系统要求的最低频率时钟。

5、时钟产生器尽量近到用该时钟的器件,石英晶体振荡器外壳要接地。

6、用地线将时钟区圈起来,时钟线尽量短。

7、I/O 驱动电路尽量近印刷板边,让其尽快离开印刷板;对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。

8、MCD 无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。

9、闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。

10、印制板尽量,使用45 折线而不用90 折线布线以减小高频信号对外的发射与耦合。

11、印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。

12、单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。

13、时钟、总线、片选信号要远离I/O 线和接插件。

14、模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。

15、对A/D 类器件,数字部分与模拟部分宁可统一下也不要交叉。

16、时钟线垂直于I/O 线比平行I/O 线干扰小,时钟元件引脚远离I/O 电缆。

17、元件引脚尽量短,去耦电容引脚尽量短。

18、关键的线要尽量粗,并在两边加上保护地。高速线要短要直。

19、对噪声敏感的线不要与大电流,高速开关线平行。

20、石英晶体下面以及对噪声敏感的器件下面不要走线。

21、弱信号电路,低频电路周围不要形成电流环路。

22、信号都不要形成环路,如不可避免,让环路区尽量小。

23、每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。

24、用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。


 

收藏 0
打赏 0
评论 0
详解开关电源电磁干扰产生原理及三种控制技术
电磁干扰的产生与传输电磁干扰传输有两种方式:一种是传导传输方式,另一种则是辐射传输方式。传导传输是在干扰源和敏感设备之间有完整的电路连接,干扰信号沿着连接电路传递到接收器而发生电磁干扰现象。辐射传输是

0评论2025-03-1014

电子产品中PCB的EMI控制技术
随着IC器件集成度的提高,设备的逐步小型化和器件的速度愈来愈高,电子产品中的EMI问题也更加严重。从系统设备EMC/EMI设计的观点来看,在设备的PCB设计阶段处理好EMC/EMI问题,是使系统设备达到电磁兼容标准最有效、成本最低的手段。本文介绍电子产品中电路PCB设计中的EMI控制技术。

0评论2025-01-05104

电路板布局布线及连接线耦合EMI辐射超标
电子产品产生电磁兼容问题都必须具备以下三个条件:骚扰源(干扰源)、耦合途径、敏感设备,我们称之为电磁兼容三要素,缺少任何一个都构不成电磁兼容问题。骚扰源:即是产生骚扰的电子电气设备或系统,说明骚扰从哪

0评论2021-11-23275

直流电机的EMI的分析与设计
在我们碰到的直流电机的电磁兼容问题上,通常是具有换向气的直流电机(转子励磁调速电机等类同)在电机运行的过程中会产生一定的电磁骚扰。由于在直流电动机或直流发电机在运行时,电枢绕组器件由某一支路进入另一支

0评论2021-11-23674

三个方面解决LED驱动电源的电磁干扰问题
熟悉电源电路设计的朋友们都知道,在LED电源的设计过程中,电磁干扰EMI是个不小的难题,那么如何能解决这个问题?本文将从这一角度来分享对电磁兼容性的处理,让电磁干扰不再是难题!电磁兼容(EMC)是在电学中研究意

0评论2021-03-23914

如何改善开关电源电路的EMI特性?
摘要:开关式电源设计发展趋势是小型化。开关电源小型化设计中,提高开关频率可有效提高电源的功率密度。但随着开关频率提升,电路电磁干扰(EMI)问题使电源工程师面临了更大的挑战。本文以反激式开关拓扑为例,从

3评论2021-01-28569