分享好友 电磁兼容首页 电磁兼容分类 切换频道

便携式设备高速端口的ESD防护

2010-04-201930电子设计技术

       在高速数据率下,低电容 ESD 保护对于保持 USB 2.0、IEEE 1394 以及 ITV操作中使用的 DVI和HDMI 协议的数据完整性是很关键的。

  全世界有数百万的家庭都已经在通过卫星电视、有线电视以及陆地广播享用互动式电视 (ITV)服务 。借助于计算机技术,ATSC ACAP协议正在通过数据广播 (PC 下载) 以及实时互动应用服务成为富有生命力的广播服务。

  随着这些行业的汇聚联合,制造商必须对设备需求作出响应,以便容纳更高的数据率以及符合当前和拟议中的通信需求。另外,保护昂贵的设备不会受到因用户错误操作、环境危害或电源变化所引起的致命的损坏也是一项关键的设计课题。
USB 2.0、IEEE 1394、ITV 应用和操作中使用的数字式可视接口(DVI)和高清晰度多媒体接口(HDMI)协议允许高速数据传输率,并可以支持即插即用热插拔安装和操作。但这些外部端口很容易受到来自工作环境和周边设备的破坏性的 ESD 脉冲的伤害。ESD抑制器件除了保护数据传输线路之外,必须保持其信号的完整性。

图1器件电容对信号波形的影响

通常,USB2.0支持480Mbps的数据传输;DVI和HDMI协议更是分别支持高达 8Gbps和5Gbps 的数据传输带宽。在USB2.0、DVI和HDMI的高速数据率下,传统保护装置的寄生电容可能破坏信号的完整性或令其失真。失真表现为由较慢的上升和下降时间所致的高态/低态瞬变的前沿和后沿被修圆。上升和下降时间较慢会给系统带来一些问题,其中最重要的是时序问题。电路在特定的时间需要稳定的“高”态和“低”态。随着各状态之间过渡时间的增加,电路有可能检测到不完整的过渡期,从而将数据误差引入系统。表1是不同寄生电容ESD抑制器件对数据上升沿时间(10%~90%高电平)所造成的影响比较。
表1上升时间与电容之间的关系

传输速率为12Mbps时,其保持电平的时间要长得多(80ns)。在此数据传输率条件下,1OpF或更小的电容值将使得数据通过时的失真最小。当传输速率提高到480Mbps时,信号具有短得多的电平保持时间(2.0ns)。此时1OpF电容的ESD抑制器件已经引起波形失真:它减少了电平保持时间并使前沿和后沿的形状大为改变。而660 pF电容的ESD抑制器件则造成了相当大的失真,以致于波形甚至无法达到信号工作电压。图1显示了不同ESD抑制器件对480Mbps数据波形的影响。

图2ESD器件应用领域比较

这些数据揭示了在进行超高速系统的数据传输线路保护时ESD抑制器的电容特性的重要性。尽管现有的各种抑制器均能够提供有效的ESD 保护功能,但不能以牺牲系统的信号完整性为代价。因此,在把ESD抑制器引入电路设计之前,必须对其电容有所考虑。具有极低电容值的ESD抑制元件(如PESD器件)能够在提供ESD保护功能的同时保持高速数据信号的数据完整性。由于传输最高速率的不同,不同的数据接口所能接受的最高电容是不一样的。譬如,USB2.0数据线上的寄生电容一般控制在10pF以内,而DVI或HDMI数据接口要求则更低,通常低于1pF(图2)。  

  高速信号和瞬变(如ESD)还带来了另一个寄生特性—电感。尤其值得关注的是用来实现连接器、芯片及其他任何配套元件之间互连的电路板上迹线的寄生电感。与电容效应相似,由电路板迹线所产生的电感将不会影响低频信号。但是,在高速条件下,这种电感将产生有可能影响信号完整性的阻抗分量。当高频信号(如ESD)通过时,少量的迹线电感可能转换成巨大的阻抗。设计师可通过在ESD抑制器和受保护芯片之间设置尽可能大的距离的方法来利用上述特性完善ESD器件和IC本身间的协同、耦合。

« 上一页 1/3 下一页 »
收藏 0
打赏 0
评论 0
静电放电测试标准——理解和比较差异
人体模型 (HBM) 器件级测试是 ESD 测试常用的模型。它用于表征电子元件对 ESD 损坏的敏感性。该测试模拟人体对电子元件的放电,如果人体积累了残余电荷(例如,穿着袜子拖着脚走过地毯)并触摸电子设备,就会发生这

0评论2025-03-237

电路级静电防护设计技巧与ESD防护方法
静电放电(ESD)理论研究的已经相当成熟,为了模拟分析静电事件,前人设计了很多静电放电模型。常见的静电模型有:人体模型(HBM),带电器件模型,场感应模型,场增强模型,机器模型和电容耦合模型等。芯片级一般用

3评论2021-01-28606

电路保护的意义是什么?常用的器件有哪些?
电子电路很容易在过压、过流、浪涌等情况发生的时候损坏,随着技术的发展,电子电路的产品日益多样化和复杂化,而电路保护则变得尤为重要。电路保护元件也从简单的玻璃管保险丝,变得种类更多,防护性能更优越。电路

1评论2020-10-19207

手机开发过程中 预防ESD失效的方法
现代半导体器件的规模越来越大,工作电压越来越低,导致了半导体器件对外界电磁骚扰敏感程度也大大提高。ESD对于电路引起的干扰、对元器件、电路及接口电路造成的破坏等问题越来越引起人们的重视。目前手机的功能越

0评论2018-12-25361

解析PCB板设计中抗ESD的常见防范措施
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件

2评论2018-12-25486

如何提高隔离接口模块的ESD抗扰能力
隔离模块应用于各类复杂的工业环境中,以提升总线的抗干扰能力,但设备接口可能会采用端子与外部连接,可能会在安装、维修过程中有静电等能量输入,从而导致隔离模块损坏。那么该如何避免这样的问题呢?本文为您揭秘

0评论2018-07-02779

共享单车电子锁的防静电保护方案
全民共享,共享经济,互联网+,这些热点关键词不是说说而已。在基础公共建设比如:公路,铁路,大桥,隧道,公园已经建设完整后。我们的社会开始建设移动共享经济比如:共享自行车,共享电动自行车,共享电动汽车,共

1评论2017-08-18852