

当选择了一个抑制和电特性(漏电流、电容)与电路参数相吻合的ESD抑制器之后(如PESD),还需要作出另一项选择:抑制器应安装在电路板的什么位置上才能优化电路的ESD保护? “优化” ESD 保护指的是使受保护芯片上的ESD瞬变尽可能少。简单地讲,应把ESD抑制器直接放置在连接器的后面。它应该是第一个遭遇ESD瞬变的板级元件。然后,在实际可行的情况下,任何需要保护的芯片均应尽可能地远离ESD抑制器。采取这一方法将极大地减轻集成电路所承受的应力。下面列出的是PESD器件安装位置的相对优先级,按从高到低的顺序排列如下:
● 设置于作为系统屏蔽(机壳)中的入口的连接器的内部
● 安放于电路板迹线与连接器插脚相互作用的位置
● 放置于电路板上紧挨在连接器后面的位置
● 位于可以高效耦合至I/O 线路的性能稳定且未受保护的传输线路
● 设置于数据传输线路上的一个串联阻性元件之前
● 位于数据传输线路上的一个分支点之前
● 靠近IC和/或ASI
另一个需要考虑的布局问题是从PESD到被保护IC的距离和耦合电阻的选择。目标是将该距离降至最小。需要保护的IC通常自身带有ESD保护。但这只属于器件级的防护,且一致性较差,需要PESD器件协助/图1, 器件电容对信号波形的影响耦合达到设备/系统级的ESD防护。随着与传输线路之间距离的增加,ESD 抑制器变得越发与受其保护的信号线“隔离” 开来。与电路板走线相关联的电感以及任何的封装寄生电感都将在保护电路中加入阻抗,成为PESD电压抑制器和IC间的耦合阻抗。因为IC芯片将要承受抑制器两端和耦合阻抗两端的电压之和,理想的设计应使PESD尽可能多承受应力,同时保证两级防护间没有遗漏的“死角”。
最后,机壳(框架)的地应是ESD基准,而不是信号(数字)地。目的是把ESD从信号环境中屏蔽出去。使ESD TVS保护器件以机壳的地为基准,则可免受那些不希望的噪声效应(如接地反跳)的影响。目标是尽量保持“干净” 的信号(数据)环境。
静电放电测试标准——理解和比较差异
人体模型 (HBM) 器件级测试是 ESD 测试常用的模型。它用于表征电子元件对 ESD 损坏的敏感性。该测试模拟人体对电子元件的放电,如果人体积累了残余电荷(例如,穿着袜子拖着脚走过地毯)并触摸电子设备,就会发生这
0评论2025-03-237
电路级静电防护设计技巧与ESD防护方法
静电放电(ESD)理论研究的已经相当成熟,为了模拟分析静电事件,前人设计了很多静电放电模型。常见的静电模型有:人体模型(HBM),带电器件模型,场感应模型,场增强模型,机器模型和电容耦合模型等。芯片级一般用
3评论2021-01-28606
电路保护的意义是什么?常用的器件有哪些?
电子电路很容易在过压、过流、浪涌等情况发生的时候损坏,随着技术的发展,电子电路的产品日益多样化和复杂化,而电路保护则变得尤为重要。电路保护元件也从简单的玻璃管保险丝,变得种类更多,防护性能更优越。电路
1评论2020-10-19207
手机开发过程中 预防ESD失效的方法
现代半导体器件的规模越来越大,工作电压越来越低,导致了半导体器件对外界电磁骚扰敏感程度也大大提高。ESD对于电路引起的干扰、对元器件、电路及接口电路造成的破坏等问题越来越引起人们的重视。目前手机的功能越
0评论2018-12-25361
解析PCB板设计中抗ESD的常见防范措施
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件
2评论2018-12-25486
如何提高隔离接口模块的ESD抗扰能力
隔离模块应用于各类复杂的工业环境中,以提升总线的抗干扰能力,但设备接口可能会采用端子与外部连接,可能会在安装、维修过程中有静电等能量输入,从而导致隔离模块损坏。那么该如何避免这样的问题呢?本文为您揭秘
0评论2018-07-02779
共享单车电子锁的防静电保护方案
全民共享,共享经济,互联网+,这些热点关键词不是说说而已。在基础公共建设比如:公路,铁路,大桥,隧道,公园已经建设完整后。我们的社会开始建设移动共享经济比如:共享自行车,共享电动自行车,共享电动汽车,共
1评论2017-08-18852